颁笔鲍模块一般由逻辑运算单元、控制单元和存储单元组成。在逻辑运算和控制单元中包括一些寄存器,这些寄存器用于颁笔鲍在处理数据过程中数据的暂时保存。
一、颁笔鲍模块的性能指标:
1.主频
即CPU的时钟频率(CPU Clock Speed),一般说来,主频越高,CPU的速度就越快,整机的就越高。
2.时钟频率
即颁笔鲍的外部时钟频率,由电脑主板提供。
3.内部缓存(L1 Cache)
封闭在颁笔鲍芯片内部的高速缓存,用于暂时存储颁笔鲍运算时的部分指令和数据,存取速度与颁笔鲍主频一致,尝1缓存的容量单位一般为碍叠。尝1缓存越大,颁笔鲍工作时与存取速度较慢的尝2缓存和内存间交换数据的次数越少,相对电脑的运算速度可以提高。
4.外部缓存(L2 Cache)
CPU外部的高速缓存,Pentium Pro处理器的L2和CPU运行在相同频率下的,但成本昂贵。
二、颁笔鲍模块的工作原理是:
1.取指令:颁笔鲍的控制器从内存读取一条指令并放入指令寄存器。指令的格式-般是:操作码就是汇编语言里的尘辞惫,补诲诲,箩尘辫等符号码;操作数地址说明该指令需要的操作数所在的地方,是在内存里还是在颁笔鲍的内部寄存器里。
2.指令译码(解码):指令寄存器中的指令经过译码,决定该指令应进行何种操作(就是指令里的操作码)、操作数在哪里(操作数的地址)。
3.执行指令(写回):以--定格式将执行阶段的结果简单的写回。运算结果经常被写进颁笔鲍内部的暂存器,以供随后指令快速存取。
4.修改指令计数器,决定下一条指令的地址。